内联解密IP核
内联解密IP核支持从Flash实时执行加密代码,适用于保护源代码免于反编译或逆向工程。
本解决方案包括了高级加密标准(AES)算法的高度优化,可以选择将IP核与xSPI控制器打包使用。借助内联解密IP核,用户可以获得我们在ASIC和FPGA设计、加密和安全应用以及可重复使用的IP核和高级IP解决方案的开发、集成方面的专业知识和能力。
DPA对策适用于要求更高安全级别的应用和市场,针对SPA(简单功率分析)和DPA(差分功率分析)具有非常好的保护作用。
特性
- 直接从Flash进行XIP加密代码(可选的xSPI控制器)
- 符合NIST FIPS 197的AES解密
- AMBA主/从接口
- 可扩展的解决方案(性能与门数之间的权衡)
- SPA / DPA对策(可选)
- 支持所有密钥大小(128/192/256位)
- ASIC和FPGA
应用
- 保护源代码免于反编译或逆向工程(MCU的理想选择)
实施环节
独特的架构实现了高度的灵活性,可以选配特定应用所需的吞吐量和功能,以便为FPGA或ASIC选择最优配置,同时保障所有配置的单个RTL数据库的可靠性,并且基于标准接口(AMBA AHB),易于集成。